Compaq EV68A Power Sequencing and Reset State for Signal Pins, Signal Pin Reset State

Models: EV68A

1 356
Download 356 pages 47.63 Kb
Page 211
Image 211

Power-Up Reset Flow and the Reset_L and DCOK_H Pins

Figure 7–1 Power-Up Timing Sequence

 

 

A0

A1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IRQ_H

 

valid

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DCOK_H

 

 

a

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset_L

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

B

 

 

f

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

state

WAIT_SETTLE

 

WAIT_NORMAL RAMP1

RAMP2

WAIT_ClkFwdRst0

WAIT_BiST

 

 

 

 

WAIT_ClkFwdRst1

 

 

RUN

 

 

 

 

 

b

c

 

 

 

 

 

 

 

 

 

 

 

 

 

e

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

SromOE_L

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ClkFwdRst_H

 

 

 

 

no min

 

 

 

 

no min

 

 

 

 

 

 

 

 

 

 

 

C

 

 

 

 

 

 

 

d

 

 

 

 

 

internal ClkFwdRst

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TestStat_H

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

g

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

external Clks

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

End of BiST

 

 

BiST Fails BiST Passes

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FM-06486B.FH8

7.1.1 Power Sequencing and Reset State for Signal Pins

Power sequencing and avoiding potential failure mechanisms is described in Section 9.3.

The reset state for the signal pins is listed in Table 7–2.

Table 7–2 Signal Pin Reset State

Signal

Reset State

Signal

Reset State

 

 

 

 

Bcache

 

 

 

BcAdd_H[23:4]

Tristated

 

 

BcCheck_H[15:0]

Tristated

BcTagInClk_H

NA (input)

BcData_H[127:0]

Tristated

BcTagOE_L

Tristated

BcDataInClk_H[7:0]

NA (input)

BcTagOutClk_x

Tristated

BcDataOE_L

Tristated

BcTagParity_H

Tristated

BcDataOutClk_x[3:0]

Tristated

BcTagShared_H

Tristated

BcDataWr_L

Tristated

BcTagValid_H

Tristated

BcLoad_L

Tristated

BcTagWr_L

Tristated

BcTag_H[42:20]

Tristated

BcVref

NA

 

 

 

(I_DC_REF)

BcTagDirty_H

Tristated

 

 

 

 

 

 

System Interface

 

 

 

IRQ_H[5:0]

NA (input)

SysDataInClk_H[7:0]

NA (input)

SysAddIn_L[14:0]

NA (input)

SysDataInValid_L

NA (input)

SysAddInClk_L

NA (input)

SysDataOutClk_L[7:0]

Tristated

21264/EV68A Hardware Reference Manual

Initialization and Configuration 7–3

Page 211
Image 211
Compaq EV68A specifications Power Sequencing and Reset State for Signal Pins, Signal Pin Reset State