DS33R11 Ethernet Mapper with Integrated T1/E1/J1 Transceiver

Register Name:

TR.TS1 to TR.TS12

 

 

 

 

 

Register Description:

Transmit Signaling Registers (T1 Mode, D4 Format)

 

 

Register Address:

50h to 5Bh

 

 

 

 

 

 

 

 

 

 

 

 

 

 

(MSB)

 

 

 

 

 

 

(LSB)

TS1

CH2-A

CH2-B

CH2-A

CH2-B

CH1-A

CH1-B

CH1-A

CH1-B

CH4-A

CH4-B

CH4-A

CH4-B

CH3-A

CH3-B

CH3-A

CH3-B

TS2

CH6-A

CH6-B

CH6-A

CH6-B

CH5-A

CH5-B

CH5-A

CH5-B

TS3

CH8-A

CH8-B

CH8-A

CH8-B

CH7-A

CH7-B

CH7-A

CH7-B

TS4

CH10-A

CH10-B

CH10-A

CH10-B

CH9-A

CH9-B

CH9-A

CH9-B

TS5

CH12-A

CH12-B

CH12-A

CH12-B

CH11-A

CH11-B

CH11-A

CH11-B

TS6

CH14-A

CH14-B

CH14-A

CH14-B

CH13-A

CH13-B

CH13-A

CH13-B

TS7

CH16-A

CH16-B

CH16-A

CH16-B

CH15-A

CH15-B

CH15-A

CH15-B

TS8

CH18-A

CH18-B

CH18-A

CH18-B

CH17-A

CH17-B

CH17-A

CH17-B

TS9

CH20-A

CH20-B

CH20-A

CH20-B

CH19-A

CH19-B

CH19-A

CH19-B

TS10

CH22-A

CH22-B

CH22-A

CH22-B

CH21-A

CH21-B

CH21-A

CH21-B

TS11

CH24-A

CH24-B

CH24-A

CH24-B

CH23-A

CH23-B

CH23-A

CH23-B

TS12

Note: In D4 format, TR.TS1– TR.TS12 contain signaling data for two frames. Bold type indicates data for second frame.

248 of 344

Page 248
Image 248
Maxim DS33R11 Transmit Signaling Registers T1 Mode, D4 Format, CH2-A CH2-B, CH1-A CH1-B, CH4-A CH4-B, CH3-A CH3-B