DS33R11 Ethernet Mapper with Integrated T1/E1/J1 Transceiver

Figure 10-18. E1 Transmit Flow Diagram

 

TSER

TSIG

 

E1 TRANSMIT

 

 

 

 

 

 

 

 

FLOW

 

HSIE1-4

Hardware

 

 

DIAGRAM

 

Signaling

 

 

 

through

 

 

 

 

 

 

PCPR

TX

 

 

 

 

 

 

 

 

 

 

 

 

ESTORE

 

 

 

 

 

ESCR.4 TESE

Estore Mux

 

 

 

 

 

 

 

 

 

 

 

 

TESO

Off-Chip

 

 

 

 

 

 

 

 

 

 

 

 

Connection

 

 

 

 

TDATA

 

 

 

 

 

 

 

 

RDATA

 

 

 

 

 

 

From

 

 

 

 

 

 

E1_rcv_logic

 

 

 

LBCR1.1 PLB

Payload

HDLC

 

 

 

Loopback Mux

 

 

 

 

 

 

 

 

 

Engine

 

 

 

 

 

 

#1

 

 

 

 

HDLC DS0

THMS1 H1TC.4

 

 

 

 

 

H1TCS1-4

 

Mux #1

 

H1TTSBS

 

 

 

 

 

 

 

 

 

 

HDLC Sa-bit

THMS1 H1TC.4

 

 

 

Mux #1

 

T1SaBE4-

 

 

 

 

 

 

H1TTSBS.4 - H1TTSBS.0

 

 

 

 

T1SaBE8

 

 

 

 

 

 

 

 

 

HDLC

 

 

 

 

 

 

Engine #2

THMS2 H2TC.4

 

 

 

HDLC DS0

 

 

 

 

H2TCS1-4

 

 

Mux #2

 

 

 

H2TTSBS

 

 

 

 

 

 

KEY

 

HDLC Sa-bit

THMS2 H2TC.4

 

 

 

 

 

 

 

Mux #2

 

 

 

- PIN

 

 

 

T2SaBE4-T2SaBE8

H2TTSBS.4 - H2TTSBS.0

- SELECTOR

 

 

BERT

 

 

 

 

 

Engine

 

 

 

- REGISTER

 

 

BERT Mux

BERTEN (BIC.0)

 

 

 

 

 

 

BTCS1-4

from PCPR

 

 

 

Idle Code

 

 

 

 

 

Array

 

 

 

 

 

Idle Code MUX

TCICE1-4

 

 

 

 

To Per-Channel Mux

 

 

 

 

115 of 344

 

 

 

Page 115
Image 115
Maxim DS33R11 specifications E1 Transmit