V DMA BLOCK: HSDMA (High-Speed DMA)

Register name

Address

Bit

Name

Function

 

 

Setting

Init.

R/W

Remarks

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

High-speed

0048244

DF

S2ADRL15

D) Ch.2 source address[15:0]

 

 

 

 

 

 

 

X

R/W

 

DMA Ch.2

(HW)

DE

S2ADRL14

S) Ch.2 memory address[15:0]

 

 

 

 

 

 

 

X

 

 

low-order

 

DD

S2ADRL13

 

 

 

 

 

 

 

 

X

 

 

source address

 

DC

S2ADRL12

 

 

 

 

 

 

 

 

X

 

 

set-up register

 

DB

S2ADRL11

 

 

 

 

 

 

 

 

X

 

 

 

 

DA

S2ADRL10

 

 

 

 

 

 

 

 

X

 

 

Note:

 

D9

S2ADRL9

 

 

 

 

 

 

 

 

X

 

 

D) Dual address

 

A8

S2ADRL8

 

 

 

 

 

 

 

 

X

 

 

mode

 

 

 

 

 

 

 

 

 

 

 

 

D7

S2ADRL7

 

 

 

 

 

 

 

 

X

 

 

S) Single

 

 

 

 

 

 

 

 

 

 

 

 

D6

S2ADRL6

 

 

 

 

 

 

 

 

X

 

 

address

 

 

 

 

 

 

 

 

 

 

 

 

D5

S2ADRL5

 

 

 

 

 

 

 

 

X

 

 

mode

 

 

 

 

 

 

 

 

 

 

 

 

 

D4

S2ADRL4

 

 

 

 

 

 

 

 

X

 

 

 

 

D3

S2ADRL3

 

 

 

 

 

 

 

 

X

 

 

 

 

D2

S2ADRL2

 

 

 

 

 

 

 

 

X

 

 

 

 

D1

S2ADRL1

 

 

 

 

 

 

 

 

X

 

 

 

 

D0

S2ADRL0

 

 

 

 

 

 

 

 

X

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

High-speed

0048246

DF

reserved

 

 

 

 

 

 

DMA Ch.2

(HW)

DE

DATSIZE2

Ch.2 transfer data size

1

Half word

 

0

Byte

0

R/W

 

high-order

 

DD

S2IN1

D) Ch.2 source address control

S2IN[1:0]

 

Inc/dec

0

R/W

 

source address

 

DC

S2IN0

S) Ch.2 memory address control

1

1

 

 

Inc.(no init)

0

 

 

set-up register

 

 

 

 

1

0

 

 

Inc.(init)

 

 

 

 

 

 

 

 

0

1

 

 

Dec.(no init)

 

 

 

Note:

 

 

 

 

0

0

 

 

 

Fixed

 

 

 

D) Dual address

 

DB

S2ADRH11

D) Ch.2 source address[27:16]

 

 

 

 

 

 

 

X

R/W

 

mode

 

 

 

 

 

 

 

 

 

 

DA

S2ADRH10

S) Ch.2 memory address[27:16]

 

 

 

 

 

 

 

X

 

 

S) Single

 

 

 

 

 

 

 

 

 

 

 

D9

S2ADRH9

 

 

 

 

 

 

 

 

X

 

 

address

 

 

 

 

 

 

 

 

 

 

 

 

A8

S2ADRH8

 

 

 

 

 

 

 

 

X

 

 

mode

 

 

 

 

 

 

 

 

 

 

 

 

 

D7

S2ADRH7

 

 

 

 

 

 

 

 

X

 

 

 

 

D6

S2ADRH6

 

 

 

 

 

 

 

 

X

 

 

 

 

D5

S2ADRH5

 

 

 

 

 

 

 

 

X

 

 

 

 

D4

S2ADRH4

 

 

 

 

 

 

 

 

X

 

 

 

 

D3

S2ADRH3

 

 

 

 

 

 

 

 

X

 

 

 

 

D2

S2ADRH2

 

 

 

 

 

 

 

 

X

 

 

 

 

D1

S2ADRH1

 

 

 

 

 

 

 

 

X

 

 

 

 

D0

S2ADRH0

 

 

 

 

 

 

 

 

X

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

High-speed

0048248

DF

D2ADRL15

D) Ch.2 destination address[15:0]

 

 

 

 

 

 

 

X

R/W

 

DMA Ch.2

(HW)

DE

D2ADRL14

S) Invalid

 

 

 

 

 

 

 

X

 

 

low-order

 

DD

D2ADRL13

 

 

 

 

 

 

 

 

X

 

 

destination

 

DC

D2ADRL12

 

 

 

 

 

 

 

 

X

 

 

address set-up

 

DB

D2ADRL11

 

 

 

 

 

 

 

 

X

 

 

register

 

DA

D2ADRL10

 

 

 

 

 

 

 

 

X

 

 

 

 

D9

D2ADRL9

 

 

 

 

 

 

 

 

X

 

 

Note:

 

A8

D2ADRL8

 

 

 

 

 

 

 

 

X

 

 

D) Dual address

 

D7

D2ADRL7

 

 

 

 

 

 

 

 

X

 

 

mode

 

 

 

 

 

 

 

 

 

 

 

 

D6

D2ADRL6

 

 

 

 

 

 

 

 

X

 

 

S) Single

 

 

 

 

 

 

 

 

 

 

 

 

D5

D2ADRL5

 

 

 

 

 

 

 

 

X

 

 

address

 

 

 

 

 

 

 

 

 

 

 

 

D4

D2ADRL4

 

 

 

 

 

 

 

 

X

 

 

mode

 

 

 

 

 

 

 

 

 

 

 

 

 

D3

D2ADRL3

 

 

 

 

 

 

 

 

X

 

 

 

 

D2

D2ADRL2

 

 

 

 

 

 

 

 

X

 

 

 

 

D1

D2ADRL1

 

 

 

 

 

 

 

 

X

 

 

 

 

D0

D2ADRL0

 

 

 

 

 

 

 

 

X

 

 

B-V-2-24

EPSON

S1C33210 FUNCTION PART