Page 48

Epson Research and Development

 

Vancouver Design Center

 

 

7.3.8 Dual Monochrome 8-Bit Panel Timing

VDP

VNDP

FPFRAME

FPLINE DRDY (MOD)

FPDAT[7:0]

FPLINE DRDY (MOD)

LINE 1/241

 

LINE 2/242

 

LINE 3/243 LINE 4/244

 

 

 

 

 

 

LINE 239/479 LINE 240/480

 

 

LINE 1/241

LINE 2/242

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

HDP

HNDP

FPSHIFT

FPDAT7

FPDAT6

FPDAT5

FPDAT4

FPDAT3

FPDAT2

FPDAT1

FPDAT0

1-1

1-5

 

 

 

 

 

 

 

 

 

 

 

 

 

1-637

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1-2

1-6

 

 

 

 

 

 

 

 

 

 

 

 

 

1-638

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1-3

1-7

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1-639

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1-4

1-8

 

 

 

 

 

 

 

 

 

 

 

 

 

1-640

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

241-1 241-5

 

 

 

 

 

 

 

 

 

 

 

 

 

241-637

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

241-2 241-6

 

 

 

 

 

 

 

 

 

 

 

 

 

241-638

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

241-3 241-7

 

 

 

 

 

 

 

 

 

 

 

 

 

241-639

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

241-4

241-8

 

 

 

 

 

 

 

 

 

 

 

 

 

241-640

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

*Diagram drawn with 2 FPLINE vertical blank period Example timing for a 640x480 panel

Figure 7-21: Dual Monochrome 8-Bit Panel Timing

VDP =

Vertical Display Period

= (REG[06h] bits 1-0, REG[05h] bits 7-0) + 1 Lines

VNDP =

Vertical Non-Display Period

= REG[0Ah] bits 5-0 Lines

HDP =

Horizontal Display Period

= ((REG[04h] bits 6-0) + 1) x 8Ts

HNDP =

Horizontal Non-Display Period

= (REG[08h] + 4) x 8Ts

S1D13705

Hardware Functional Specification

X27A-A-001-10

Issue Date: 02/02/01

Page 54
Image 54
Epson S1D13705 technical manual Dual Monochrome 8-Bit Panel Timing