Testability

R

Table 24. XOR Chain 1

Chain 1 Ball

Element #

Signal Name

Note

Initial Logic

 

 

 

 

Level

 

 

 

 

 

N6

1

HADSTDB1#

Input

1

 

 

 

 

 

H7

2

SCS6#

Input

1

 

 

 

 

 

G10

3

SCKE2

Input

1

 

 

 

 

 

G5

4

SCK11

Input

1

 

 

 

 

 

F4

5

SCKE1

Input

1

 

 

 

 

 

F3

6

SCK6

Input

1

 

 

 

 

 

C2

7

SCK3

Input

1

 

 

 

 

 

B2

8

SDQ31

Input

1

 

 

 

 

 

E2

9

SCK2

Input

1

 

 

 

 

 

D3

10

SDQ63

Input

1

 

 

 

 

 

E3

11

SCK7

Input

1

 

 

 

 

 

G7

12

SCS2#

Input

1

 

 

 

 

 

C3

13

SDQ30

Input

1

 

 

 

 

 

E5

14

SCKE5

Input

1

 

 

 

 

 

F7

15

SCS7#

Input

1

 

 

 

 

 

D4

16

SDQ29

Input

1

 

 

 

 

 

C4

17

SDQ61

Input

1

 

 

 

 

 

C5

18

RSVD

Input

1

 

 

 

 

 

E6

19

SDQ59

Input

1

 

 

 

 

 

D6

20

SDQ27

Input

1

 

 

 

 

 

B3

21

SDQ62

Input

1

 

 

 

 

 

C6

22

SDQ60

Input

1

 

 

 

 

 

B5

23

SDQ28

Input

1

 

 

 

 

 

C7

24

SDQ26

Input

1

 

 

 

 

 

B7

25

SDQ58

Input

1

 

 

 

 

 

E8

26

SDQ24

Input

1

 

 

 

 

 

C8

27

RSVD

Input

1

 

 

 

 

 

C9

28

SDQ23

Input

1

 

 

 

 

 

D8

29

SDQ57

Input

1

 

 

 

 

 

E10

30

SDQ53

Input

1

 

 

 

 

 

B9

31

SDQ5

Input

1

 

 

 

 

 

E11

32

SDQ20

Input

1

 

 

 

 

 

E9

33

SDQ56

Input

1

 

 

 

 

 

AH27

34

SBA1

Output

N/A

 

 

 

 

 

140

Intel® 82845 MCH for SDR Datasheet

Page 140
Image 140
Intel 845 manual Chain 1 Ball Element # Signal Name Initial Logic