Testability
R
Intel® 82845 MCH for SDR Datasheet 141 Table 25. XOR Chain 2
Chain 2 Ball Element # Signal Name Note Initial Logic Level
D10 1 SDQ54 Input 1
C10 2 SDQ21 Input 1
C11 3 SDQ52 Input 1
F9 4 SDQ22 Input 1
B11 5 SDQ19 Input 1
B13 6 SDQ16 Input 1
G11 7 SCKE4 Input 1
C12 8 SDQ18 Input 1
F11 9 SDQ51 Input 1
C13 10 SDQ49 Input 1
D12 11 RSVD Input 1
E12 12 SDQ50 Input 1
E13 13 SDQ17 Input 1
G14 14 SCK5 Input 1
G13 15 SCK1 Input 1
F15 16 SCK9 Input 1
E15 17 SMA11 Input 1
G16 18 SCK8 Input 1
E16 19 SDQ65 Input 1
E18 20 SDQ47 Input 1
F17 21 SBS0 Input 1
F19 22 SMA7 Input 1
G18 23 SMA9 Input 1
G20 24 SMA5 Input 1
G19 25 SMA8 Input 1
F21 26 SMA2 Input 1
G21 27 SMA3 Input 1
E22 28 SDQ43 Input 1
G24 29 SCS5# Input 1
G23 30 SRAS# Input 1
G25 31 SCS8# Input 1
H23 32 SCS0# Input 1
J25 33 SCAS# Input 1
AG28 34 SBA2 Output N/A