User’s Manual

IBM PowerPC 750GX and 750GL RISC Microprocessor

7.1 Signal Configuration

Figure 7-1illustrates the 750GX’s signal configuration, showing how the signals are grouped. A pinout showing pin numbers is included in the PowerPC 750GX RISC Microprocessor Datasheet.

Figure 7-1. 750GX Signal Groups

ADDRESS

 

 

 

 

BR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BG

 

 

 

 

 

 

 

 

 

ARBITRATION

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ABB

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A[0:31]

 

 

 

 

 

ADDRESS/

 

 

AP[0:3]

 

TRANSFER START/

 

TT[0:4]

ATTRIBUTE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TBST

 

 

 

 

 

 

 

 

 

 

 

TSIZ[0:2]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

GBL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WT

 

 

 

 

 

 

 

 

 

 

 

 

 

CI

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

ADDRESS

 

 

 

 

AACK

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TERMINATION

 

ARTY

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DATA

 

 

 

 

DBG

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DBWO

 

 

ARBITRATION

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DBB

 

 

 

 

 

DATA

 

 

 

 

D[0:63]

 

 

 

 

 

 

 

 

 

 

DP[0:7]

TRANSFER

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DBDIS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DATA

 

 

 

 

TA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DRTRY

 

TERMINATION

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TEA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

1

1

1

32

4

5

1

3

1INT

1

1SMI

1MCP

1

750GX

1

 

SRESET

 

 

 

1

1

 

HRESET

 

 

 

 

1

 

 

 

 

1RSRVR

1TBEN

1

1

 

 

TLBI SYNC

 

 

 

 

 

 

 

1

1

 

 

QREQ

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

1

 

 

QACK

 

 

 

 

 

 

 

 

1CKSTP_IN

64

1

 

CKSTP_OUT

 

 

 

 

8

 

 

SYSCLK

 

1

1

 

 

 

PLL_CFG[0:4]

 

 

5

 

 

 

 

CLK_OUT

 

1

1

 

 

 

PLL_RNG[0:1]

 

1

2

 

 

 

 

 

1

 

 

 

 

 

5

 

JTAG / COP

 

 

 

FACTORY TEST

 

 

3

 

 

 

 

 

 

INTERRUPTS/ RESETS

PROCESSOR STATUS/ CONTROL

CLOCK

CONTROL

TEST

INTERFACE

Signal Descriptions

gx_07.fm.(1.2)

Page 250 of 377

March 27, 2006