Digi NS9215 manual M e r 6 9 L o w r e g i s t e r s

Models: NS9215

1 517
Download 517 pages 25.29 Kb
Page 171
Image 171

S Y S T E M C O N T RO L M O D U L E

. . .

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Timer 6–9 Low registers.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

.

Register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

High

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

High

 

 

 

 

 

 

 

 

 

Register bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

assignment

 

Bits

 

Access

Mnemonic

 

Reset

 

Description

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D31:00

R/W

 

High

 

 

0x0

 

The PWM output toggles high when the timer

 

 

 

 

 

 

 

 

 

 

 

 

counter reaches this value.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

T i m e r 6 – 9 L o w r e g i s t e r s

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

Addresses: A090 0088 / 008C / 0090 / 0094

The Timer 6–9 Low registers contain the low registers for the enhanced PWM features available in timers 6 through 9.

Register

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Low

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Low

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Register bit

assignment

Bits

Access

Mnemonic

Reset

Description

 

 

 

 

 

 

 

D31:00

R/W

Low

0x0

The PWM output toggles low when the timer

 

 

 

 

 

counter reaches this value.

 

 

 

 

 

 

www.digiembedded.com

171

Page 171
Image 171
Digi NS9215 manual M e r 6 9 L o w r e g i s t e r s