Digi NS9215 manual N a m i c M e m o r y C o n t r o l r e g i s t e r, End

Models: NS9215

1 517
Download 517 pages 25.29 Kb
Page 235
Image 235
The value of the gpio_a[3] signal is reflected in this field. When programmed, this register reflects the last value written into the register. You must flush all data in the memory controller before switching between little endian and big endian modes.

M E M O R Y C O N T RO L L E R

. . .

 

 

 

 

 

 

 

 

 

 

 

 

Dynamic Memory Control register.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

.

Register

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

 

 

 

 

 

 

 

END

 

Register bit

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

assignment

Bits

 

Access

Mnemonic

Description

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D31:01

 

N/A

Reserved

 

N/A (do not modify)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D00

 

R/W

END

 

Endian mode

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

Little endian mode

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

Big endian mode

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

The value of the endian bit on power-on reset (reset_n) is

 

 

 

 

 

 

 

 

 

 

determined by the gpio_a[3] signal. This value can be overridden by

 

 

 

 

 

 

 

 

software.

 

 

 

 

 

 

 

 

 

Note:

D y n a m i c M e m o r y C o n t r o l r e g i s t e r

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

Address: A070 0020

The Dynamic Memory Control register controls dynamic memory operation. The control bits can be changed during normal operation.

Register

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Rsvd

nRP

Not

 

Reserved

 

SDRAMInit

Rsvd

Not

Reserved

SR

Not

CE

used

 

 

used

used

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

www.digiembedded.com

235

Page 235
Image 235
Digi NS9215 manual N a m i c M e m o r y C o n t r o l r e g i s t e r, End