Page 116

Epson Research and Development

 

Vancouver Design Center

 

 

10 Display Configuration

10.1 Display Mode Data Format

1-bpp:

bit 7

 

 

 

 

 

 

bit 0

P0 P1 P2 P3 P4 P5 P6 P7

 

 

 

 

 

 

 

Byte 0

A0

A1

A2

A3

A4

A5

A6

A7

 

 

 

 

 

 

 

 

 

 

Pn = (An)

 

 

 

 

 

 

 

 

 

Panel Display

Host Address

 

 

Display Buffer

 

 

 

 

 

 

 

 

 

 

 

2-bpp:

bit 7

 

 

 

 

 

 

bit 0

P0 P1 P2 P3 P4 P5 P6 P7

 

 

 

 

 

 

 

Byte 0

A0

B0

A1

B1

A2

B2

A3

B3

 

Byte 1

A4

B4

A5

B5

A6

B6

A7

B7

Pn = (An, Bn)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Panel Display

Host Address

 

 

Display Buffer

 

 

 

 

 

 

 

 

 

 

 

4-bpp:

 

 

 

 

 

 

 

 

 

 

bit 7

 

 

 

 

 

 

bit 0

P0 P1 P2 P3 P4 P5 P6 P7

Byte 0

A0

B0

C0

D0

A1

B1

C1

D1

 

Byte 1

A2

B2

C2

D2

A3

B3

C3

D3

 

Byte 2

A4

B4

C4

D4

A5

B5

C5

D5

Pn = (An, Bn, Cn, Dn)

 

 

 

 

 

 

 

 

 

 

Panel Display

Host Address

 

 

Display Buffer

 

 

 

 

 

 

 

 

 

 

 

8-bpp:

 

 

3-3-2 RGB

 

 

 

 

 

 

 

 

 

 

 

 

bit 7

 

 

 

 

 

 

bit 0

P0 P1 P2 P3 P4 P5 P6 P7

Byte 0

R 2

R 1

R 0

G 2

G 1

G 0

B01

B 0

 

 

0

0

0

0

0

0

 

0

 

Byte 1

R 2

R 1

R 0

G 2

G 1

G 0

B11

B 0

 

 

1

1

1

1

1

1

 

1

Pn = (Rn2-0, Gn 2-0, Bn1-0)

Byte 2

R 2

R 1

R 0

G 2

G 1

G 0

B21

B 0

 

2

2

2

2

2

2

 

2

 

 

 

 

 

 

 

 

 

 

Panel Display

Host Address

 

 

Display Buffer

 

 

 

 

 

 

 

 

 

 

 

Figure 10-1: 1/2/4/8 Bit-Per-Pixel Format Memory Organization

S1D13504

Hardware Functional Specification

X19A-A-002-18

Issue Date: 01/01/30

Page 122
Image 122
Epson S1D13504 manual Display Configuration, Display Mode Data Format