Page 20 Epson Research and Development
Vancouver Design Center

S5U13504-D9000 Evaluation Board User Manual

X19A-G-003-05 Issue Date: 01/02/02

Figure 3-2: S5U13504-D9000 Schematic Diagram (2 of 4)
1
1
2
2
3
3
4
4
5
5
6
6
7
7
8
8
DD

CC

BB
AA
1.0
S5U13504-D9000
B
24Friday, J uly 25, 1997
EPSON RESEARCH AND DEVELOPMENT INC.
Title
Size Document Number Rev
Date: Sheet of
MA[0..9]
MD[0..15]
MA0
MA1
MA2
MA3
MA4
MA5
MA6
MA7
MA8
MA9
MD0
MD1
MD2
MD3
MD4
MD5
MD6
MD7
MD8
MD9
MD10
MD11
MD12
MD13
MD14
MD15
MD1
MD2
MD3
MD5
MD4
MD6
MD9
MD10
FPDAT[0..15]
D[0..15] D0
D3
D7
D2
FPDAT9
D1
D6 FPDAT11
FPDAT15
D5 FPDAT10
D4 FPDAT12
FPDAT13
FPDAT14
DACCLK
FPDAT[0..15]
DACP0
D[0..15]
DACRD#
DACWR#
DACRS0
DACRS1
BLANK#
HRTC
VRTC
RAS#
MA[0..9]
WE#
UCAS#
MD[0..15]
LCAS#
DC5V
DC5V
AVCCDC5V
AVCC
AVCC
AVCC
U2
DRAM1MX16-SOJ
A0
17
A1
18
A2
19
A3
20
A4
23
A5
24
A6
25
A7
26
A8R/A8
27
A9R/A9
28
A10/NC
16
A11/NC
15
/RAS
14
/UCAS
30
/LCAS
31
/W
13
NC
11
NC
12
NC
32
/OE
29
DQ0 2
DQ1 3
DQ2 4
DQ3 5
DQ4 7
DQ5 8
DQ6 9
DQ7 10
DQ8 33
DQ9 34
DQ10 35
DQ11 36
DQ12 38
DQ13 39
DQ14 40
DQ15 41
VCC 1
VCC 6
VCC 21
VSS 22
VSS 37
VSS 42
S1
SW DIP-4
1
2
3
4
8
7
6
5
R1
15K R2
15K R3
15K R4
15K R5
15K R6
15K R7
15K R8
15K
C7
0.1uF C8
0.1uF C9
0.1uF L2
C11
0.1uF
L1
J1
PS/2 CONNECTOR
6
1
11
7
2
12
8
3
13
9
4
14
10
5
15
C15
0.1uF
C14
0.1uF C16
0.1uF
D3
BAV99
1
3
2
D2
BAV99
1
3
2
D1
BAV99
1
3
2
C12
0.1uF
R14
182 1%
R12 39
R13 39
L5
L4
L3
U3
BT481A
D0
8
D1
9
D2
10
D3
11
D4
12
D5
13
D6
14
D7
15
/RD
6
/WR
16
RS0
17
RS1
18
RS2
19
P0 32
P1 33
P2 34
P3 35
P4 36
P5 37
P6 38
P7 39
CLK 40
COMP 29
VREF 31
IREF 28
RED 25
GREEN 26
BLUE 27
OL0
41
OL1
42
OL2
43
OL3
44
/SYNC
5
/BLANK
7
SETUP
23
OPA 30
AVCC
4
/TRUECOL
20
AVCC
21
AVCC
22
GND
3
GND
24
/SENSE
1
6*/8
2
C13
0.1uF
C10
10uF
+
R10
150 1% R11
150 1%
R9
150 1%