Page 8

Epson Research and Development

 

Vancouver Design Center

 

 

Table 7-25:

Dual Monochrome 8-Bit Panel A.C. Timing . .

. . . . . . . . . . . . . . . . . . . . . . . . . . .78

Table 7-26:

Dual Color 8-Bit Panel A.C. Timing

. . . . . . . . . . . . . . . . . . . . . . . . . . .80

Table 7-27:

Dual Color 16-Bit Panel A.C. Timing

. . . . . . . . . . . . . . . . . . . . . . . . . . .82

Table 7-28:

TFT A.C. Timing

.

. .

.

.

.

. . . . .

.

.

. .

.

. . . . . . . . . . . 85

Table 7-29:

CRT A.C. Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88

Table 7-30:

Generic Bus RAMDAC Read / Write Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89

Table 8-1:

S1D13504 Addressing

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90

Table 8-2:

DRAM Refresh Rate Selection

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91

Table 8-3:

Panel Data Width Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92

Table 8-4:

FPLINE Polarity Selection

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94

Table 8-5:

FPFRAME Polarity Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96

Table 8-6:

Simultaneous Display Option Selection

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .97

Table 8-7:

Number of Bits-Per-Pixel Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .98

Table 8-8:

Pixel Panning Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101

Table 8-9:

PCLK Divide Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101

Table 8-10:

Suspend Refresh Selection

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102

Table 8-11:

Minimum Memory Timing Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108

Table 8-12:

RAS-to-CAS Delay Timing Select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109

Table 8-13:

RAS Precharge Timing Select

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109

Table 8-14:

Optimal NRC, NRP, and NRCD Values at Maximum MCLK Frequency . . . . . . . . . . . . . 109

Table 8-15:

RGB Index Selection

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110

Table 9-1:

S1D13504 Addressing

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114

Table 11-1:

Maximum PCLK Frequency with EDO-DRAM

. . . . . . . . . . . . . . . . . . . . . . . . . . 119

Table 11-2:

Maximum PCLK Frequency with FPM-DRAM

. . . . . . . . . . . . . . . . . . . . . . . . . . 119

Table 11-3:

Example Frame Rates . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120

Table 12-1:

Look-Up Table Configurations

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122

Table 13-1:

Power Save Mode Function Summary

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129

Table 13-2:

Pin States in Power Save Modes

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129

S1D13504

Hardware Functional Specification

X19A-A-002-18

Issue Date: 01/01/30

Page 14
Image 14
Epson S1D13504 manual Vancouver Design Center