Epson Research and Development

Page 15

Vancouver Design Center

 

 

 

 

 

 

.

 

 

 

 

 

 

 

 

 

 

Power

 

 

Oscillator

 

 

 

 

 

Management

 

 

 

 

 

 

 

MC68000

 

 

 

 

 

 

 

 

 

 

BUS

 

 

 

 

 

 

 

 

 

 

A[23:21]

Decoder

M/R#

SUSPEND#

 

 

 

CLKI

 

 

 

FC0, FC1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Decoder

CS#

 

 

 

 

 

 

A[20:1]

 

AB[20:1]

 

 

 

 

 

FPDAT[15:8]

UD[7:0]

 

D[15:0]

 

DB[15:0]

 

 

 

 

 

 

 

 

 

 

 

 

FPDAT[7:0]

LD[7:0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FPSHIFT

FPSHIFT

4/8/16-bit

LDS#

 

AB0#

S1D13504

 

 

LCD

 

FPFRAME

FPFRAME

Display

UDS#

 

WE1#

 

 

 

 

 

 

 

 

 

 

 

FPLINE

 

 

AS#

 

BS#

 

 

 

 

 

FPLINE

 

 

 

 

 

 

 

DRDY

 

 

R/W#

 

RD/WR#

 

 

 

 

 

MOD

 

 

 

 

 

 

 

 

 

 

DTACK#

 

WAIT#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LCDPWR

 

 

BCLK

 

BUSCLK

MA[11:0]

MD[15:0]

 

RAS#

LCAS#

UCAS#

 

 

 

 

WE#

 

 

RESET#

 

RESET#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A[11:0]

D[15:0]

WE#

RAS#

LCAS#

UCAS#

 

 

 

 

 

 

1Mx16

 

 

 

 

 

 

 

FPM/EDO-DRAM

 

 

Figure 3-2: Typical System Diagram – MC68K Bus 1, 1Mx16 FPM/EDO-DRAM (16-Bit MC68000)

 

 

 

Power

 

 

Oscillator

 

 

 

 

 

Management

 

 

 

 

 

 

 

MC68030

 

 

 

 

 

 

 

 

 

 

BUS

 

 

 

 

 

 

 

 

 

 

A[31:21]

Decoder

M/R#

SUSPEND#

 

 

 

CLKI

 

 

 

FC0, FC1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Decoder

CS#

 

 

 

 

 

 

A[20:0]

 

AB[20:0]

 

 

 

 

 

FPDAT[15:8]

UD[7:0]

 

D[31:16]

 

DB[15:0]

 

 

 

 

 

 

 

 

 

 

 

 

FPDAT[7:0]

LD[7:0]

 

 

 

 

 

 

 

 

 

 

DS#

 

WE1#

 

 

 

 

 

FPSHIFT

FPSHIFT

4/8/16-bit

 

S1D13504

 

 

LCD

AS#

 

BS#

 

 

 

 

 

Display

 

 

FPFRAME

FPFRAME

R/W#

 

RD/WR#

 

 

 

 

 

 

 

 

 

 

 

FPLINE

FPLINE

 

SIZ1

 

RD#

 

 

 

 

 

 

 

 

 

 

 

 

DRDY

MOD

 

SIZ0

 

WE0#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DSACK1#

 

WAIT#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LCDPWR

 

 

BCLK

 

BUSCLK

MA[8:0]

MD[15:0]

 

RAS#

LCAS#

UCAS#

 

 

 

 

WE#

 

 

RESET#

 

RESET#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

A[8:0]

D[15:0]

WE#

RAS#

LCAS#

UCAS#

 

 

 

 

 

 

256Kx16

 

 

 

 

 

 

FPM/EDO-DRAM

 

 

Figure 3-3: Typical System Diagram – MC68K Bus 2, 256Kx16 FPM/EDO-DRAM (32-Bit MC68030)

Hardware Functional Specification

S1D13504

Issue Date: 01/01/30

X19A-A-002-18

Page 21
Image 21
Epson S1D13504 manual Management MC68000