Page 16

Epson Research and Development

 

Vancouver Design Center

 

 

 

 

.

 

 

 

 

 

 

 

 

 

Power

 

 

Oscillator

 

 

 

 

Management

 

 

 

 

 

 

 

GENERIC

 

 

 

 

 

 

 

 

 

BUS

 

 

 

 

 

 

 

 

 

A21

M/R#

SUSPEND#

 

 

 

CLKI

 

 

 

CSn#

CS#

 

 

 

 

 

 

A[20:0]

AB[20:0]

 

 

 

 

 

FPDAT[15:8]

UD[7:0]

 

D[15:0]

DB[15:0]

 

 

 

 

 

 

 

 

 

 

 

FPDAT[7:0]

LD[7:0]

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FPSHIFT

FPSHIFT

4/8/16-bit

WE0#

WE0#

S1D13504

 

 

LCD

FPFRAME

FPFRAME

Display

WE1#

WE1#

 

 

 

 

 

 

 

 

 

 

FPLINE

 

 

RD0#

RD#

 

 

 

 

 

FPLINE

 

 

 

 

 

 

DRDY

MOD

 

RD1#

RD/WR#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

WAIT#

WAIT#

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LCDPWR

 

 

BCLK

BUSCLK

MA[11:0]

MD[15:0]

WE#

RAS#

LCAS#

UCAS#

 

 

RESET#

RESET#

 

 

 

 

 

 

 

 

 

 

 

A[11:0]

D[15:0]

WE#

RAS#

LCAS#

UCAS#

 

 

 

 

 

1Mx16

 

 

 

 

 

 

FPM/EDO-DRAM

 

 

Figure 3-4: Typical System Diagram – Generic Bus, 1Mx16 FPM/EDO-DRAM

S1D13504

Hardware Functional Specification

X19A-A-002-18

Issue Date: 01/01/30

Page 22
Image 22
Epson S1D13504 manual Typical System Diagram Generic Bus, 1Mx16 FPM/EDO-DRAM