E t h e r n e t M o d u l e

Bits

Access

Mnemonic

Reset

Description

 

 

 

 

 

D31:16

N/A

Reserved

N/A

N/A

 

 

 

 

 

D15:00

R/W

HT2

0

CRC values 31–16

 

 

 

 

 

Table 82: HT2 bit definition

Address: FF80 05D8

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

HT3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bits

Access

Mnemonic

Reset

Description

 

 

 

 

 

D31:16

N/A

Reserved

N/A

N/A

 

 

 

 

 

D15:00

R/W

HT2

0

CRC values 47–32

 

 

 

 

 

Table 83: HT3 bit definition

Address: FF80 05DC

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

HT4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bits

Access

Mnemonic

Reset

Description

 

 

 

 

 

D31:16

N/A

Reserved

N/A

N/A

 

 

 

 

 

D15:00

R/W

HT4

0

CRC values 63–48

 

 

 

 

 

Table 84: HT4 bit definition

w w w . d i g i . c o m

2 0 3

Page 217
Image 217
Digi NS7520 manual Address FF80 05D8, Address FF80 05DC, HT2 bit definition, HT3 bit definition, HT4 bit definition