Memory Controller

Table 6-4shows how the SDRAM row and column addresses are mapped to the internal SDRAM address. The SDRAM row and column addresses are muxed. The SDRAM row is sent during an Active command and is followed by the column address during the read or write command.

MA<20> is driven with 0 during column addressing. BA[1:0] is used to tell the SDRAM which bank is being read from and remains stable during column addressing. During SDRAM configuration, all the address pins are used to transfer the MRS command.

Figure 6-4. External to Internal Address Mapping Options

Table 6-7. External to Internal Address Mapping for Normal Bank Addressing (Sheet 1 of 3)

# Bits

 

External Address pins at SDRAM RAS Time

 

 

External Address pins at SDRAM CAS Time

 

Bank x

 

 

 

 

 

MA<24:10>

 

 

 

 

 

 

 

 

 

 

 

 

MA<24:10>

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Row x

24

23

22

21

20

19

18

17

16

15

14

13

12

11

10

24

23

22

21

20

19

 

18

17

16

15

14

13

12

11

10

Col x

 

Data

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x8x32

 

 

 

21

20

19

18

17

16

15

14

13

12

11

10

 

 

 

21

‘0’

 

 

 

9

8

 

7

6

5

4

3

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x8x16

 

 

 

20

19

18

17

16

15

14

13

12

11

10

9

 

 

 

20

‘0’

 

 

 

8

7

 

6

5

4

3

2

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x9x32

 

 

 

22

21

20

19

18

17

16

15

14

13

12

11

 

 

 

22

‘0’

 

 

10

9

8

 

7

6

5

4

3

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x9x16

 

 

 

21

20

19

18

17

16

15

14

13

12

11

10

 

 

 

21

‘0’

 

 

9

8

7

 

6

5

4

3

2

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x10x32

 

 

 

23

22

21

20

19

18

17

16

15

14

13

12

 

 

 

23

‘0’

11

 

10

9

8

 

7

6

5

4

3

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x10x16

 

 

 

22

21

20

19

18

17

16

15

14

13

12

11

 

 

 

22

‘0’

10

9

8

7

6

5

4

3

2

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x11x11x32

 

NOT VALID (illegal addressing combination)

 

 

NOT VALID (illegal addressing combination)

 

 

 

 

 

 

 

 

1x11x11x16

 

NOT VALID (illegal addressing combination)

 

 

NOT VALID (illegal addressing combination)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x12x8x32

 

 

22

21

20

19

18

17

16

15

14

13

12

11

10

 

 

22

 

‘0’

 

 

 

9

8

 

7

6

5

4

3

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x12x8x16

 

 

21

20

19

18

17

16

15

14

13

12

11

10

9

 

 

21

 

‘0’

 

 

 

8

7

 

6

5

4

3

2

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x12x9x32

 

 

23

22

21

20

19

18

17

16

15

14

13

12

11

 

 

23

 

‘0’

 

 

10

9

8

 

7

6

5

4

3

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x12x9x16

 

 

22

21

20

19

18

17

16

15

14

13

12

11

10

 

 

22

 

‘0’

 

 

9

8

7

 

6

5

4

3

2

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1x12x10x32

 

 

24

23

22

21

20

19

18

17

16

15

14

13

12

 

 

24

 

‘0’

11

 

10

9

8

 

7

6

5

4

3

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Intel® PXA255 Processor Developer’s Manual

6-19

Page 201
Image 201
Intel PXA255 manual # Bits, 1x12x8x32 ‘0’ 1x12x8x16 1x12x9x32 1x12x9x16 1x12x10x32