Memory Controller

Table 6-27. MCATT0/1 Bit Definitions

 

 

 

 

0x4800_0030

 

 

 

 

 

 

 

MCATT0

 

 

 

 

 

 

Memory Controller

 

 

 

 

 

 

 

0x4800_0030

 

 

 

 

 

 

 

MCATT1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bit

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

reserved

Reset 0 0 0 0 0 0 0 0

 

 

 

 

 

ATTx_HOLD

 

reserved

 

 

ATTx_ASST

 

 

 

ATTx_SET

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

Bits

Name

Description

 

 

 

31:20

reserved

 

 

 

19:14

MCATTx_HO

Minimum Number of memory clocks to set up address before command assertion for

LD

MCATT for socket x is equal to MCATTx_HOLD + 2.

 

 

 

 

13:12

reserved

 

 

 

11:7

MCATTx_AS

Code for the command assertion time. See Table 6-29for a description of this code and its

ST

affects on the command assertion.

 

 

 

 

6:0

MCATTx_SE

Minimum Number of memory clocks to set up address before command assertion for

T

MCATT for socket x is equal to MCATTx_SET + 2.

 

 

 

 

These are read/write registers. Ignore reads from reserved bits. Write zeros to reserved bits.

Table 6-28. MCIO0/1 Bit Definitions

 

 

 

 

0x4800_0038

 

 

 

 

 

 

 

MCIO0

 

 

 

 

 

 

 

Memory Controller

 

 

 

 

 

 

 

0x4800_003C

 

 

 

 

 

 

 

MCIO1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bit

31

30

29

28

27

26

25

24

23

22

21

20

19

18

17

16

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

reserved

 

 

 

 

 

IOx_HOLD

 

reserved

 

 

IOx_ASST

 

 

 

IOx_SET

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Bits

 

 

Name

 

 

 

 

 

 

 

 

 

 

 

Description

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31:20

 

 

 

reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

19:14

 

MCIOx_HOL Minimum Number of memory clocks to set up address before command assertion for MCIO

 

 

 

 

D

 

for socket x is equal to MCIOx_HOLD + 2.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

13:12

 

 

 

reserved

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

11:7

 

MCIOx_ASS Code for the command assertion time. See Table 6-29for a description of this code and its

 

 

 

 

T

 

affects on the command assertion.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

6:0 MCIOx_SET Minimum Number of memory clocks to set up address before command assertion for MCIO for socket x is equal to MCIOx_SET + 2.

Intel® PXA255 Processor Developer’s Manual

6-61

Page 243
Image 243
Intel PXA255 manual MCATT0/1 Bit Definitions, MCIO0/1 Bit Definitions, MCATT1