BMTSTC.W

Instruction Formats and Opcodes

Instruction

Words

Cycles

Type

BMTSTC.W #u16,(SP–u5)

2

3

3

BMTSTC.W #u16,(SP+s16)

3

3

3

Opcode

15

 

 

 

 

 

 

8

7

 

 

 

 

 

 

0

 

 

 

 

 

 

 

 

 

0

0

0

0

0

1

0

0

i i i A A A A A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

1

i

i

i

i

i

i

i

i

i

i

i

i

i

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

 

 

 

 

 

 

8

7

 

 

 

 

 

 

0

 

 

 

 

 

 

 

 

 

0

0

1

1

1

1

0

0

A A A i i 0 1 1

 

 

 

 

 

0

0

1

A A A A A

A A A A A A A A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

i

i

i

i

i

i

i

i

i

i

i

i

i

i

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

BMTSTC.W #u16,(Rn)

2

2

3

BMTSTC.W #u16,(a16)

3

2

3

15

 

 

 

 

 

 

8

7

 

 

 

 

 

 

0

 

 

 

 

 

 

 

 

 

0

0

0

1

0

1

0

0

i i i 0 1 R R R

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

1

i

i

i

i

i

i

i

i

i

i

i

i

i

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

15

 

 

 

 

 

 

8

7

 

 

 

 

 

 

0

 

 

 

 

 

 

 

 

 

0

0

1

1

1

1

0

0

A A A i i 0 0 1

 

 

 

 

 

0

0

1

A A A A A

A A A A A A A A

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

0

i

i

i

i

i

i

i

i

i

i

i

i

i

i

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Instruction Fields

Rn

RRR

 

 

Address Register

 

 

 

 

000

R0

010

R2

100

R4

110

R6

 

 

 

 

 

 

 

 

 

 

001

R1

011

R3

101

R5

111

R7

 

 

 

 

 

 

 

 

Note:

This instruction

can specify R8-R15 as operands by using a high register prefix.

 

a16

AAAAAAAAAAAAAAAA

16-bit unsigned absolute address

 

 

#u16

 

iiiiiiiiiiiiiiii

16-bit unsigned immediate data

 

 

u5

 

AAAAA0

5-bit unsigned SP address offset

 

 

s16

AAAAAAAAAAAAAAAA

16-bit signed SP address offset

 

 

SC140 DSP Core Reference Manual

A-93

Page 407
Image 407
Freescale Semiconductor SC140 specifications BMTSTC.W #u16,SP-u5