Block Diagram

20.2 Block Diagram

 

 

CLK[1:0]

System

PR[2:0]

 

Clock

PACLK

 

 

PACLK/256

MUX

Divide

PACLK/65536

 

Prescaler

 

by 2

 

 

 

 

GPTCNTH:GPTCNTL

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Channel 3 Output Compare

X

 

 

 

TCRE

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CxI

CxF

SYNCx

Pin

16-Bit Counter

Channel 0

16-Bit Comparator

GPTC0H:GPTC0L

16-Bit Latch

CHANNEL 1

Clear Counter

TE

C0F

Edge

Detect

 

EDG0A

EDG0B

TOF

 

 

 

 

Interrupt

 

 

 

 

 

 

TOI

 

 

 

 

Logic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

IOS0

 

 

PT0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

LOGIC

 

 

OM:OL0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TOV0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Interrupt

Request

CH. 0 Capture

CH. 0 Compare

GPTx0

Pin

16-Bit Comparator

 

 

 

 

 

C1F

 

 

GPTC1H:GPTC1L

 

 

 

 

 

 

16-Bit Latch

 

 

EDG1A

 

 

 

EDG1B

 

 

 

Channel 2

 

 

 

 

 

 

Channel3

 

 

 

 

 

 

 

16-Bit Comparator

 

 

C3F

 

 

 

 

 

 

GPTC3H:GPTC3L

 

 

 

16-Bit Latch

 

 

EDG3A

 

 

 

 

 

 

EDG3B

 

 

 

 

 

 

 

PAOVF GPTPACNTH:GPTPACNTL

Edge Detect

Edge

Detect

IOS1

OM:OL1

TOV1

IOS3

OM:OL3

TOV3

PEDGE PAE

PT1

LOGIC

PT3

LOGIC

EDGE

DETECT

CH. 1 Capture

 

GPTx1

 

CH. 1 Compare

Pin

 

 

 

CH.3 Capture

 

 

 

 

PA Input

GPTx3

CH. 3 Compare

Pin

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PACLK/65536

 

 

 

 

16-Bit Counter

 

 

 

 

 

 

PACLK/256

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Interrupt

 

 

 

 

 

 

 

 

 

Interrupt

 

Request

 

 

 

Logic

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PAOVI

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PAOVF

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MUX PACLK

PAMOD

PAI

PAIF

Divide-by-64

PAIF

Divide

 

 

System

by 2

 

 

Clock

Figure 20-1. GPT Block Diagram

20-2

MCF5282 User’s Manual

MOTOROLA

Page 424
Image 424
Motorola MCF5282, MCF5281 user manual GPT Block Diagram