Table A-3. Register Memory Map (Continued)

 

Address

Name

Mnemonic

Size

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Control Register 2

GPTACTL2

8

 

 

0x1A_000B

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Interrupt Enable Register

GPTAIE

8

 

 

0x1A_000C

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA System Control Register 2

GPTASCR2

8

 

 

0x1A_000D

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Flag Register 1

GPTAFLG1

8

 

 

0x1A_000E

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Flag Register 2

GPTAFLG2

8

 

 

0x1A_000F

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Channel 0 Register

GPTAC0

16

 

 

0x1A_0010

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Channel 1 Register

GPTAC1

16

 

 

0x1A_0012

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Channel 2 Register

GPTAC2

16

 

 

0x1A_0014

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Channel 3 Register

GPTAC3

16

 

 

0x1A_0016

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

Pulse Accumulator Control Register

GPTAPACTL

8

 

 

0x1A_0018

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

Pulse Accumulator Flag Register

GPTPAFLG

8

 

 

0x1A_0019

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

Pulse Accumulator Counter Register

GPTAPACNT

8

 

 

0x1A_001a

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Port Data Register

GPTAPORT

8

 

 

0x1A_001D

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTA Port Data Direction Register

GPTADDR

8

 

 

0x1A_001E

 

 

 

 

 

 

 

 

 

 

 

 

General Purpose Timer B Registers

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB IC/OC Select Register

GPTBIOS

8

 

 

0x1B_0000

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB Compare Force Register

GPTBCFORC

8

 

 

0x1B_0001

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB Output Compare 3 Mask Register

GPTBOC3M

8

 

 

0x1B_0002

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB Output Compare 3 Data Register

GPTBOC3D

8

 

 

0x1B_0003

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB Counter Register

GPTBCNT

16

 

 

0x1B_0004

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB System Control Register 1

GPTBSCR1

8

 

 

0x1B_0006

 

 

 

 

 

 

 

 

 

 

 

IPSBAR +

GPTB Toggle-on-Overflow Register

GPTBTOV

8

 

 

0x1B_0008

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MOTOROLA

Appendix A. Register Memory Map

A-19

Page 797
Image 797
Motorola MCF5281, MCF5282 user manual General Purpose Timer B Registers